帮助 本站公告
您现在所在的位置:网站首页 > 知识中心 > 文献详情
文献详细Journal detailed

基于FPGA和FIR滤波的数字全息零级像抑制
Zero-order Image Elimination for Digital Hologram Based on FPGA and FIR Filter

作  者: (陈家祯); (郑子华); (叶锋); (连桂仁); (许力);

机构地区: 福建师范大学数学与计算机学院,福州350007

出  处: 《网络新媒体技术》 2017年第5期36-41,共6页

摘  要: 提出了一种基于现场可偏程门阵列FPGA和FIR滤波器的离轴数字全息图零级像抑制方法,首先根据数字全息图的频谱特性设计用于零级像抑制的二维FIR高通滤波器,获得滤波系数,根据数字滤波原理在FPGA芯片内部设计存储器缓冲模块、像素数据处理模块、多相分解模块、分布式算法模块和求和模块实现全息图数据的零级像滤波。仿真实验结果表明,实时滤波结果数据零级像抑制效果明显,并做到了资源和效率方面的良好均衡。 A method of zero - order image elimination based on field programmable gate array (FPGA) and finite impulse response (FIR) filter for off - axis digital hologram has been proposed. Firstly, the two - dimensional FIR high pass filter is designed to sup- press the zero - order image according to the spectral characteristics of the digital hologram and the filter coefficients are obtained. Then modules such as memory buffer module, pixel data processing module, multi - phase decomposition module, distributed algorithm mod- ule and sum module are designed in FPGA to filter the zero - order image. The simulation results show that the real - time filtering effect about the zero - order image elimination is obvious and the resources and the efficiency are well balanced.

关 键 词: 数字全息 高通滤波 现场可编程门阵列 多相分解 分布式算法

相关作者

作者 姜利军
作者 余品
作者 何邓清
作者 张应武
作者 陈艺云

相关机构对象

机构 广州大学数学与信息科学学院
机构 华南农业大学经济管理学院
机构 华南师范大学经济与管理学院
机构 暨南大学经济学院
机构 中山大学

相关领域作者

作者 庞菊香
作者 康秋实
作者 康超
作者 廖伟导
作者 廖刚