帮助 本站公告
您现在所在的位置:网站首页 > 知识中心 > 文献详情
文献详细Journal detailed

一种双采样10位40 MS/s采样保持电路设计

中文会议: 中国电子学会第十三届青年学术年会论文集

会议日期: 2007-10-01

会议地点: 无锡

主办单位: 中国电子学会

作  者: ; ; ;

机构地区: 江南大学信息工程学院

出  处: 《中国电子学会第十三届青年学术年会》

摘  要: 文章介绍了一种可以进行双采样的10位40 MS/s采样保持电路。该采样保持电路采用SMIC 0.25um标准数字CMOS工艺进行设计。基于BSIM3V3 Spice模型,采用Hspice对整个电路了进行仿真。仿真的结果表明,电路工作于40 MS/s、输入信号频率为20MHz时,输出信号的SNR和SFDR分别为70dB和62.1dB,而整个电路的功耗仅为8.41mW。

关 键 词: 双采样 采样保持电路 模拟 数字转换器 电路设计

领  域: [电子电信]

相关作者

相关机构对象

相关领域作者

作者 黄立
作者 毕凌燕
作者 廖建华
作者 王和勇
作者 郑霞