帮助 本站公告
您现在所在的位置:网站首页 > 知识中心 > 文献详情
文献详细Journal detailed

基于FPGA的高效多通道HDLC控制器设计与实现

中文会议: 第十二届全国青年通信学术会议

会议日期: 2007-08-10

会议地点: 北京

主办单位: 中国通信学会

作  者: ; ; ;

机构地区: 北京航空航天大学电子信息工程学院

出  处: 《第十二届全国青年通信学术会议》

摘  要: 在单通道高级数据链控制协议(HDLC)控制器设计的基础上,提出了基于现场可编程门阵列(FPGA)的高效多通道HDLC控制器的设计与实现。研究了传统HDLC控制器需要结合上层软件进行链路状态判断和处理的特点,设计了一种能够自动回应和处理链路异常状态的逻辑控制器,采用全硬件实现方法且独立于上层网络,提高了单通道HDLC控制器的处理效率;HDLC通道数的增加将引起中断请求的频繁出现,针对中断频繁而导致的中央处理器(CPU)任务繁重、处理能力下降的问题,设计了一种基于优先级轮循策略的中断控制器,将多通道的中断请求在FPGA内部处理,提高了多通道HDLC控制器的整体数据处理能力。最后通过实验对本文的设计和传统的设计进行了比较,计算得到单通道和多通道的数据传输性能分别提升了8.8%与12.5%。

关 键 词: 控制器 逻辑控制 中断控制 可编程门阵列

分 类 号: [TP]

领  域: [自动化与计算机技术]

相关作者

作者 陈新健
作者 梁国健
作者 张俐俐
作者 吴江萍
作者 宋振宇

相关机构对象

机构 华南理工大学
机构 广东工业大学
机构 华南师范大学
机构 中山大学
机构 广州大学地理科学学院

相关领域作者

作者 李文姬
作者 邵慧君
作者 杜松华
作者 周国林
作者 邢弘昊