帮助 本站公告
您现在所在的位置:网站首页 > 知识中心 > 文献详情
文献详细Journal detailed

面向分模块寄存器传输级结构的高层次综合方法
High Level Synthesis Method for Clustered Register Transfer Level Architecture

作  者: ; ;

机构地区: 清华大学信息科学技术学院微电子学研究所

出  处: 《微电子学》 2004年第3期302-305,309,共5页

摘  要:  随着集成电路工艺技术的发展,连线延时将逐渐主导系统的性能,传统的高层次综合方法已经不能满足设计的需要。文章讨论了寄存器传输级结构对综合方法的影响,并提出使用分模块的寄存器传输级结构作为高层次综合的目标结构。针对新的结构,概括了设计流程,设计了核心算法。实验数据表明,与传统的方法相比,该方法可以有效地改善系统的性能。 When IC technology scaled down to deep submicron range, wire delay gradually dominates circuit performance, traditional high level synthesis methods can no longer meet the requirement for circuit design. The influence of architectures on synthesis methods is discussed, and a clustered register transfer level architecture as object architecture is presented. A new design flow is summarized and a key algorithm is designed for the new architecture. Experimental results demonstrate the efficiency of the new method.

关 键 词: 寄存器传输级 深亚微米 高层次综合 划分 调度

领  域: [电子电信]

相关作者

相关机构对象

机构 佛山科学技术学院

相关领域作者

作者 黄立
作者 毕凌燕
作者 廖建华
作者 王和勇
作者 郑霞