帮助 本站公告
您现在所在的位置:网站首页 > 知识中心 > 文献详情
文献详细Journal detailed

基于DSP和CPLD的锁相控制系统的一种设计方法
Design of Phase-locked Control System Based on DSP and CPLD

作  者: ; ; ; ;

机构地区: 广东工业大学

出  处: 《中小型电机》 2004年第2期38-40,共3页

摘  要: 针对锁相环在大、中功率调速系统中的一些缺陷 ,本文提出了基于数字信号处理器和复杂可编程逻辑器件的控制器和锁相环路的一种新的设计方案。使锁相环结合新兴的控制方法、DSP强大快速的数字处理功能、CPLD的灵活性等优点以提高整个调速系统的稳定性能。 Aiming at the disadvantage of PLL(Phase-Locked Loop) in variable-speed system, this paper presents a new design scheme based on DSP(Digital Signal Processor) and CPLD(Complex Programmable Logic Device), which combines PLL with new control algorithm,fast digital signal processing function of DSP,ability of CPLD to improve stability of the system.

关 键 词: 电机控制 锁相控制系统 锁相环 调速系统 数字信号处理器

领  域: [电气工程]

相关作者

相关机构对象

机构 华南师范大学
机构 华南理工大学
机构 华南理工大学工商管理学院
机构 暨南大学管理学院
机构 暨南大学管理学院会计学系

相关领域作者

作者 王珺
作者 刘洋
作者 张光宇
作者 叶飞
作者 周永务