帮助 本站公告
您现在所在的位置:网站首页 > 知识中心 > 文献详情
文献详细Journal detailed

并行片上网络仿真器ParaNSim的设计及性能分析
ParaNSim: a Parallel Network-on-Chip Simulator

作  者: ; ; ; ; ;

机构地区: 中国科学技术大学计算机科学与技术学院

出  处: 《西安交通大学学报》 2012年第2期24-30,82,共8页

摘  要: 为了减少使用仿真器对片上网络的性能、结构等进行仿真的时间,提高仿真效率,利用当代计算机的并行计算能力,设计并实现了一个并行片上网络仿真器ParaNSim.该仿真器可配置拓扑、路由算法以及虚通道等参数,既可以作为独立的仿真器使用,也可以作为一个子模块嵌入其他仿真器(如Multi2Sim)中;经过实验验证,其并行仿真能达到的加速比平均约为210%,最大加速比可达250%,因此它能有效地减少仿真时间,为大规模片上网络的仿真提供支持. It is a very popular approach to use simulators to evaluate the performance and cost of different network-on-chips(NOCs) for determining the best network designs and configurations.Most of the traditional simulators are of single thread,which is a computational bottleneck of these simulators because single thread renders them cannot take advantages of new chip multiprocessors.A parallel NOC simulator,ParaNSim,is designed and implemented in this paper.The simulator supports large-scale NOC simulation,and can effectively reduce the simulation time for large-scale NOC simulation.Experimental result shows that the speedup of parallel simulation can reach 210% on average,and 250% the maximum.

关 键 词: 仿真器 并行仿真 片上网络

领  域: [自动化与计算机技术] [自动化与计算机技术]

相关作者

相关机构对象

相关领域作者

作者 李文姬
作者 邵慧君
作者 杜松华
作者 周国林
作者 邢弘昊