帮助 本站公告
您现在所在的位置:网站首页 > 知识中心 > 文献详情
文献详细Journal detailed

NOC路由节点VLSI设计
VLSI Design of Router for Network on Chip

作  者: ; ; ;

机构地区: 中国科学院沈阳自动化研究所工业信息学重点实验室

出  处: 《微电子学与计算机》 2010年第1期9-12,共4页

摘  要: 基于wormhole交换策略和目的地址确定性路由算法,采用三级流水线的结构实现了片上网络中的路由节点.该路由节点适用于Mesh和Torus拓扑,并采用虚通道技术增加吞吐量.在Xilinx的FPGA上实现后可知,该路由节点最高可工作在130 MHz的时钟频率上,传输带宽为20.8Gb/s. A muter with 3-stage pipeline architecture is designed for network on chip (NOC) in this paper. It is used wormhole forwarding strategy and detexministie muting algorithm and supports both Mesh and Toms topology. In order to increase throughput, the virtual charmds technology is also used. The NOC muter is implemented on Xilinx Virtex2p XC2vp30 with a maximum clock frequency of 130MHz and transmission bandwidth of 20.8Gb/s.

关 键 词: 片上网络 路由节点 流水线结构 虚通道

领  域: [电子电信]

相关作者

作者 刘小辉
作者 秦剑澜
作者 王茂良
作者 石瑛
作者 姜博

相关机构对象

机构 佛山科学技术学院
机构 北京理工大学珠海学院
机构 广东工业大学
机构 广东机电职业技术学院
机构 广东松山职业技术学院

相关领域作者

作者 黄立
作者 毕凌燕
作者 廖建华
作者 王和勇
作者 郑霞