帮助 本站公告
您现在所在的位置:网站首页 > 知识中心 > 文献详情
文献详细Journal detailed

基于FPGA的星载计算机自检EDAC电路设计
A self-checking EDAC design based on FPGA for spacecraft computer

作  者: ; ;

机构地区: 中国科学院电子学研究所

出  处: 《微计算机信息》 2009年第23期131-133,共3页

摘  要: 为了消除空间环境中单粒子翻转(SEU)的影响,目前星载计算机中均对RAM存储单元采用检错纠错(EDAC)设计。随着FPGA在航天领域的广泛应用,FPGA已成为EDAC功能实现的最佳硬件手段。本文介绍了EDAC的编码和实现,提出一种功能完善的、具有自检、自纠错功能的EDAC电路设计,并采用仿真工具对该EDAC电路的功能进行了验证。 To mitigation single-event upsets (SEU) for spacecraft computer in space environment, error detection and correction (EDAC) design is used to protect the contents of memory without exception. FPGA becomes a best hardware method of EDAC implement along with the widely use in spacecraft development. The theory and implement of EDAC is introduced in this paper, and a perfect EDAC design with self-checking and self-correcting is described. Functions of the design are simulated and verified in emulator software.

关 键 词: 自检 自纠错 仿真验证

领  域: [航空宇航科学与技术] [航空宇航科学技术] [自动化与计算机技术] [自动化与计算机技术]

相关作者

作者 梁国健
作者 张俐俐
作者 吴江萍
作者 宋振宇
作者 岑桂芳

相关机构对象

机构 华南理工大学
机构 广东工业大学
机构 华南师范大学
机构 中山大学
机构 广州大学地理科学学院

相关领域作者

作者 李文姬
作者 邵慧君
作者 杜松华
作者 周国林
作者 邢弘昊