帮助 本站公告
您现在所在的位置:网站首页 > 知识中心 > 文献详情
文献详细Journal detailed

一种基于FPGA的新型快速位同步系统设计
A New Fast Bit Synchronization System Design Based on FPGA

作  者: ; ; ;

机构地区: 桂林航天工业高等专科学校

出  处: 《广西通信技术》 2009年第2期34-36,共3页

摘  要: 提出了一种简单快速的多速率位同步FPGA实现方法,该方法采用码元的上升沿或者下降沿作为触发信号对分频器进行复位来获取码元的位时钟信息。仿真及实验表明:该系统具有较快的位同步建立时间,系统工作稳定、可靠。 A simple and rapid multi - bit rate simultaneous FPOA implementation, the method used symbol of the rising edge or falling edge as a trigger signal on the Frequency divider to reset for access to the symbol-clock information. And the simulation experiments show that the system has a bit faster set-up time synchronization, system stable and reliable.

关 键 词: 位同步 分频器 现场可编程门阵列

领  域: [自动化与计算机技术] [自动化与计算机技术] [电子电信] [电子电信]

相关作者

作者 戚杰
作者 郭劼
作者 刘洪伟
作者 戴海龙
作者 朱培芳

相关机构对象

机构 华南理工大学
机构 广东工业大学
机构 华南师范大学
机构 中山大学
机构 华南师范大学教育信息技术学院

相关领域作者

作者 毕凌燕
作者 王和勇
作者 杨涛
作者 谢惠加
作者 孟显勇