帮助 本站公告
您现在所在的位置:网站首页 > 知识中心 > 文献详情
文献详细Journal detailed

浮点加法器IP核的VHDL设计
Design of Floating-Point Adder IP Core Using VHDL

作  者: ; ; ;

机构地区: 广东工业大学信息工程学院

出  处: 《山西电子技术》 2006年第4期34-35,83,共3页

摘  要: 浮点数加法运算是浮点运算中使用频率最高的运算。结合VHDL和FPGA可编程技术,完成具有5级流水线结构、符合IEEE 754浮点数标准、可参数化为单/双精度的浮点数加法器IP核的VHDL设计。 The Floating-point addition is the highest frequent operator. Using the VHDL and programmable technology on PFGA, this paper discusses the design of floating-point adder IP core that implements in 5-stage pipeline architecture, be conformed to IEEE 754 standard and configured to single/double precision with variable parameter using VHDL.

关 键 词: 浮点数加法

领  域: [自动化与计算机技术] [自动化与计算机技术]

相关作者

作者 刘小辉
作者 秦剑澜
作者 王茂良
作者 石瑛
作者 姜博

相关机构对象

机构 佛山科学技术学院
机构 北京理工大学珠海学院
机构 广东工业大学
机构 广东机电职业技术学院
机构 广东松山职业技术学院

相关领域作者

作者 李文姬
作者 邵慧君
作者 杜松华
作者 周国林
作者 邢弘昊