机构地区: 深圳大学工程技术学院
出 处: 《电讯技术》 2006年第2期25-28,共4页
摘 要: CDMA2000基站以GPS/GLONASS标准秒信号作为整个系统的时钟同步基准,采用一种PLL(锁相环)+DDS(直接数字频率合成器)+PLL的结构实现。引入了时钟同步系统的总体方案,着重介绍了由AD9851和LMX2306构成的后级DDS+PLL的电路设计和参数设置。根据实验结果对该方案的稳定性和适用性进行了分析。 The PPS received by GPS/GLONASS is regarded as the reference of CDMA2000 BTS. A PLL + DDS + PLL implementation is adopted. After the whole scheme is presented, the circuit design and parameter setting of DDS + PLL are emphasized. Finally the stability and applicability are analyzed according to the experimental data.